2025-06-19 00:16:32
整體功能雖然不能和專業(yè)儀器相比,但是用較低的成本來實(shí)現(xiàn)特定的功能,也是非常成功的設(shè)計(jì)。本文以下討論的邏輯分析儀,主要是指這類入門級(jí)設(shè)計(jì)?;陔娔X并口的邏輯分析儀曾是主流,但是近年來電腦系統(tǒng)逐步不再配置并口,這類設(shè)計(jì)已經(jīng)成為明日黃花,還具有原理學(xué)習(xí)的價(jià)值。另一類的邏輯分析儀,是以低速單片機(jī)為基礎(chǔ)的。很多愛好者用PIC、AVR等常見單片機(jī)設(shè)計(jì)了自己的作品。但這類單片機(jī)邏輯分析儀的共同弱點(diǎn)就是采樣速度太慢,通常不超過1MHz。以USBIO芯片為基礎(chǔ)的入門級(jí)邏輯分析儀現(xiàn)在為流行。比如Saleaelogic,還有類似的USBee等。這類產(chǎn)品主要采用一個(gè)USBIO芯片,例如CYPRESS公司的CY7C68013A-56PVXC,所有的信號(hào)觸發(fā)和處理工作都是電腦上的軟件完成的,硬件部分就只是一個(gè)數(shù)據(jù)記錄儀。高采樣速度為24MHz。它們可以“無限數(shù)量”地采樣,因?yàn)樗械臄?shù)據(jù)都是存儲(chǔ)在電腦里的。目前一般多是8個(gè)通道,更多的通道數(shù)量會(huì)成比例地降低高采樣速度。這類產(chǎn)品構(gòu)造簡單,方便易用,價(jià)格便宜,是調(diào)試單片機(jī)開發(fā)工作的好工具。它的缺點(diǎn)主要是采樣速度只有24MHz、8個(gè)通道,對(duì)于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計(jì),需要增加FPGA、SRAM等器件。協(xié)議分析儀廠家哪家強(qiáng)?歐奧強(qiáng)!深圳PCIE分析儀找哪家
作為工程師手頭常備的開發(fā)工具,目前有許多入門級(jí)的邏輯分析儀設(shè)計(jì),整體功能雖然不能和專業(yè)儀器相比,但是用較低的成本來實(shí)現(xiàn)特定的功能,也是非常成功的設(shè)計(jì)。本文以下討論的邏輯分析儀,主要是指這類入門級(jí)設(shè)計(jì)?;陔娔X并口的邏輯分析儀曾是主流,但是近年來電腦系統(tǒng)逐步不再配置并口,這類設(shè)計(jì)已經(jīng)成為明日黃花,還具有原理學(xué)習(xí)的價(jià)值。另一類的邏輯分析儀,是以低速單片機(jī)為基礎(chǔ)的。很多愛好者用PIC、AVR等常見單片機(jī)設(shè)計(jì)了自己的作品。但這類單片機(jī)邏輯分析儀的共同弱點(diǎn)就是采樣速度太慢,通常不超過1MHz。以USBIO芯片為基礎(chǔ)的入門級(jí)邏輯分析儀現(xiàn)在為流行。比如Saleaelogic,還有類似的USBee等。這類產(chǎn)品主要采用一個(gè)USBIO芯片,例如CYPRESS公司的CY7C68013A-56PVXC,所有的信號(hào)觸發(fā)和處理工作都是電腦上的軟件完成的,硬件部分就只是一個(gè)數(shù)據(jù)記錄儀。高采樣速度為24MHz。它們可以“無限數(shù)量”地采樣,因?yàn)樗械臄?shù)據(jù)都是存儲(chǔ)在電腦里的。目前一般多是8個(gè)通道,更多的通道數(shù)量會(huì)成比例地降低高采樣速度。這類產(chǎn)品構(gòu)造簡單,方便易用,價(jià)格便宜,是調(diào)試單片機(jī)開發(fā)工作的好工具。它的缺點(diǎn)主要是采樣速度只有24MHz、8個(gè)通道。深圳UART分析儀售價(jià)I2S邏輯分析儀/訓(xùn)練器找歐奧!
還要對(duì)信號(hào)進(jìn)行放,因?yàn)閭鬟f過來的信號(hào)幅度比較小。圖23探頭的信號(hào)完整性考慮探頭的負(fù)載效應(yīng)主要分為兩種類型:直流負(fù)載和交流負(fù)載。直流負(fù)載:探頭看起來象一個(gè)對(duì)地的直流負(fù)載,一般是20K歐姆。如果被測總線具有弱上拉或弱下拉特性(即上下拉電阻較),這個(gè)負(fù)載可能會(huì)導(dǎo)致邏輯錯(cuò)誤。直流負(fù)載主要由探頭尖的電阻決定,這個(gè)電阻阻值越,直流負(fù)載越小,阻值越小,直流負(fù)載越。交流負(fù)載:探頭包含寄生電容和電感。這些寄生參數(shù)會(huì)減小探頭帶寬和導(dǎo)致信號(hào)反射。我們需要在被測電路接收端和探頭尖處考慮信號(hào)完整性。探頭帶寬被降低主要來自2個(gè)方面:探頭電容和探頭與目標(biāo)連接的連線的電容。探頭導(dǎo)致信號(hào)反射的原因是4個(gè)方面:探頭電容和電感;探頭在被測總線上的探測位置;總線的拓?fù)浣Y(jié)構(gòu);探頭和目標(biāo)間連線的長度。對(duì)于交流負(fù)載,我們需要考慮:探測點(diǎn)在傳輸線的位置,總線的拓?fù)浣Y(jié)構(gòu)和探頭和目標(biāo)間連線的長度。探頭的負(fù)載除了可以用復(fù)雜的Spice模型仿真分析外,也可以用簡單的RC模型簡單預(yù)估負(fù)載效應(yīng)。下圖是典型探頭的RC模型。圖24常用探頭的RC模型我們需要仔細(xì)考慮探頭和目標(biāo)之間的連線。為了可靠的電氣連接,有三種方式可選擇:短線探測(StubProbing),阻尼電阻探測。
我們會(huì)找到信號(hào)與上升的Vref值交叉的位置。如果Vref升至足夠高,信號(hào)的頂部軌跡將通過Vref,我們便會(huì)看到眼的頂端。再將Vref升高一點(diǎn)會(huì)導(dǎo)致Vcomp保持在Vlo,表示信號(hào)不會(huì)升至該電之,將Vref移至零以下會(huì)看到眼的下半部。eyescan/eyefinder顯示窗口會(huì)在每個(gè)信號(hào)的eyescan圖下方顯示eyefinder交疊部分,以此顯示eyefinder與eyescan之間的這一關(guān)系。通過在eyescan圖中將Vth水平線向上和向下移動(dòng),可以獲得距離眼中心該偏移量位置處的eyefinder視圖。無論用戶界面中的閾值如何設(shè)置,邏輯分析儀的差分輸入將始終應(yīng)用于接收器。這意味著可通過將電壓閾值手動(dòng)設(shè)置為非零值允許在差分對(duì)中使用公共模式電壓。如果信號(hào)擺幅中心與地線差距于100mV,eyescan將自動(dòng)執(zhí)行此操作。邏輯分析儀的觸發(fā)設(shè)置邏輯分析儀觸發(fā)非常困難,而且還需花費(fèi)量時(shí)間。假設(shè)如果知道如何編程,則應(yīng)該可以毫不費(fèi)力地設(shè)置邏輯分析儀觸發(fā)。然而,這是不可能的,因?yàn)樵S多概念對(duì)邏輯分析來說都是的。本節(jié)的目的就是介紹這些主要概念及如何有效地使用它們。傳送帶類比:我們可以將邏輯分析儀的內(nèi)存比作一條很長的傳送帶,而從被測設(shè)備(DUT)獲取的樣本就像是傳送帶上的箱子。新的箱子被放置在傳送帶一端。協(xié)議分析儀哪里買?找歐奧!
這八個(gè)觸發(fā)器都連接到同一時(shí)鐘信號(hào)。圖9接收器當(dāng)時(shí)鐘線上出現(xiàn)高電平時(shí),所有這八個(gè)觸發(fā)器都會(huì)在其“D”輸入處采集數(shù)據(jù)。此外,每次時(shí)鐘線上出現(xiàn)正電平時(shí)都會(huì)發(fā)生有效狀態(tài)。下面的簡單觸發(fā)指示分析儀在時(shí)鐘線上出現(xiàn)高電平時(shí)在D0-D7這幾條上收集數(shù)據(jù)。圖10總線收集的數(shù)據(jù)高級(jí)觸發(fā)示例:假設(shè)想查看地址值為406F6時(shí)內(nèi)存中存儲(chǔ)了哪些數(shù)據(jù)。對(duì)高級(jí)觸發(fā)進(jìn)行配置,以在地址總線上查找碼型406F6(十六進(jìn)制)以及在RD(內(nèi)存讀?。r(shí)鐘線上查找高電平。圖11高級(jí)觸發(fā)設(shè)置在配置EdgeAndPatterntrigger(時(shí)鐘沿和碼型觸發(fā))對(duì)話框時(shí)。嘗試將該操作看作是構(gòu)造從左向右讀取的句子。Pod、通道和時(shí)間標(biāo)簽存儲(chǔ)Pod和通道的命名約定:Pod是一組邏輯分析儀通道的組合,共有17個(gè)通道,其中數(shù)據(jù)16個(gè)通道,時(shí)鐘1個(gè)通道。邏輯分析儀的通道數(shù)是Pod數(shù)的倍數(shù)關(guān)系。34通道的邏輯分析儀對(duì)應(yīng)兩個(gè)Pod,68通道邏輯分析儀對(duì)應(yīng)4個(gè)Pod,136通道邏輯分析儀對(duì)應(yīng)8個(gè)Pod。對(duì)于模塊化的邏輯分析儀。歐奧電子是Prodigy在中國區(qū)的官方授權(quán)合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會(huì)收到EAR進(jìn)出口方面的管制。同時(shí)還有代理其他總類的協(xié)議分析儀,包括嵌入式設(shè)備用的SDIO協(xié)議分析儀。DigRF v4邏輯分析儀/訓(xùn)練器找歐奧!深圳PCIE分析儀找哪家
PMBus邏輯分析儀/訓(xùn)練器找歐奧!深圳PCIE分析儀找哪家
如果在時(shí)鐘沿檢測器重置之前出現(xiàn)第二個(gè)時(shí)鐘沿(在個(gè)時(shí)鐘沿后),為避免數(shù)據(jù)丟失需要兩個(gè)樣本。在跳變定時(shí)中,每個(gè)序列步驟只有2個(gè)分支。在跳變時(shí)序中,只有一個(gè)全局計(jì)數(shù)器可用。跳變時(shí)序需要有時(shí)間標(biāo)簽才能重建數(shù)據(jù)。通過將時(shí)間標(biāo)簽與內(nèi)存中的測量數(shù)據(jù)交叉可存儲(chǔ)時(shí)間標(biāo)簽。默認(rèn)情況下,分析儀將查找為邏輯分析儀模塊定義的所有總線/信號(hào)上的轉(zhuǎn)變。但是,為增加可用內(nèi)存深度和采集時(shí)間,可以在高級(jí)觸發(fā)中選擇不存儲(chǔ)某些總線/信號(hào)轉(zhuǎn)變(如將無用信息添加到測量中的時(shí)鐘或選沖信號(hào))。運(yùn)行測量時(shí),無論總線/信號(hào)是否定義或是否分配給邏輯分析儀通道,都將在所有這些通道上采集數(shù)據(jù)。在跳變時(shí)序模式中,如果定義的總線/信號(hào)(未排除的)上存在轉(zhuǎn)變,將保存采集的樣本。運(yùn)行跳變時(shí)序測量后,如果為以前未分配的邏輯分析儀通道定義新的總線/信號(hào),那么將顯示在這些通道上采集的數(shù)據(jù),但是不可能存儲(chǔ)這些總線/信號(hào)上的所有轉(zhuǎn)變;顯示的數(shù)據(jù)好似新的總線/信號(hào)在運(yùn)行測量前就已經(jīng)被排除了。在跳變時(shí)序中,不需要預(yù)先存儲(chǔ)數(shù)據(jù)(觸發(fā)前獲得的樣本)。因此,與狀態(tài)模式非常相似的是,觸發(fā)位置(起始/中心/結(jié)束)表明觸發(fā)后樣本占用內(nèi)存的百分比。深圳PCIE分析儀找哪家